142427562

מוצרים

AM3352BZCZA100

תיאור קצר:

- mDDR: שעון 200 מגה-הרץ (קצב נתונים של 400 מגה-הרץ)
- DDR2: שעון 266 מגה-הרץ (קצב נתונים של 532 מגה-הרץ)
- DDR3: שעון 400 מגה-הרץ (קצב נתונים של 800 מגה-הרץ)
- DDR3L: שעון 400 מגה-הרץ (קצב נתונים של 800 מגה-הרץ)
- אוטובוס נתונים של 16 סיביות
- 1 ג'יגה-בתים של שטח כולל שניתן להתייחסות


פירוט המוצר

תגיות מוצר

מאפיינים

עד 1-GHz Sitara™ ARM® Cortex®
-A8 32-Bit RISC מעבד
- מעבד NEON™ SIMD
- 32KB של הוראות L1 ו-32KB של מטמון נתונים עם שגיאה אחת

איתור

- 256KB של מטמון L2 עם קוד תיקון שגיאות (ECC)
- 176KB של ROM אתחול On-Chip
- 64KB של זיכרון RAM ייעודי
– אמולציה וניפוי באגים - JTAG
- בקר פסיקה (עד 128 בקשות פסיקה)
זיכרון על שבב (זיכרון RAM משותף L3)
- 64KB של זיכרון RAM (OCMC) לשימוש כללי על שבב
- נגיש לכל המאסטרים
- תומך בשמירה להתעוררות מהירה
ממשקי זיכרון חיצוניים (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

בקר

- mDDR: שעון 200 מגה-הרץ (קצב נתונים של 400 מגה-הרץ)
- DDR2: שעון 266 מגה-הרץ (קצב נתונים של 532 מגה-הרץ)
- DDR3: שעון 400 מגה-הרץ (קצב נתונים של 800 מגה-הרץ)
- DDR3L: שעון 400 מגה-הרץ (קצב נתונים של 800 מגה-הרץ)
- אוטובוס נתונים של 16 סיביות
- 1 ג'יגה-בתים של שטח כולל שניתן להתייחסות
- תומך בתצורות התקן זיכרון אחד x16 או שניים x8
- בקר זיכרון לשימוש כללי (GPMC)
- ממשק זיכרון אסינכרוני גמיש של 8 סיביות ו-16 סיביות עם עד שבע אפשרויות בחירה של שבבים (NAND, NOR, Muxed-NOR, SRAM)
- משתמש בקוד BCH כדי לתמוך ב-4-, 8- או 16-Bit ECC
- משתמש בקוד Hamming כדי לתמוך ב-1-Bit ECC
- מודול איתור שגיאות (ELM)
- משמש בשילוב עם GPMC לאיתור כתובות של שגיאות נתונים מפולינומים של תסמונת שנוצרו באמצעות אלגוריתם BCH
- תומך ב-4, 8 ו-16 סיביות לכל מיקום שגיאת בלוק של 512-בייט מבוסס על אלגוריתמי BCH
תת-מערכת יחידת-זמן אמת ניתנת לתכנות ותת-מערכת תקשורת תעשייתית (PRU-ICSS)
- תומך בפרוטוקולים כגון EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ ועוד
- שתי יחידות בזמן אמת ניתנות לתכנות (PRUs)
- מעבד RISC עומס/חנות של 32 סיביות המסוגל לפעול במהירות 200 מגה-הרץ
- 8KB של זיכרון RAM עם הוראות עם זיהוי שגיאה אחת (זוגיות)
- 8KB של זיכרון RAM נתונים עם זיהוי שגיאה אחת (זוגיות)
– מכפיל 32 סיביות חד מחזורי עם מצבר 64 סיביות
- מודול GPIO משופר מספק תמיכת ShiftIn/Out ובריח מקביל על אות חיצוני
- 12KB של זיכרון RAM משותף עם זיהוי שגיאה אחת (זוגיות)
– שלושה בנקי רישום של 120 בייטים הנגישים לכל PRU
– בקר פסיקה (INTC) לטיפול באירועי קלט מערכת
– אפיק חיבור מקומי לחיבור מאסטרים פנימיים וחיצוניים למשאבים בתוך ה-PRU-ICSS
- ציוד היקפי בתוך ה-PRU-ICSS:
- יציאת UART אחת עם סיכות בקרת זרימה,
תומך עד 12 Mbps
- מודול צילום משופר אחד (eCAP).
– שתי יציאות MII Ethernet התומכות בתעשייה
Ethernet, כגון EtherCAT
- יציאת MDIO אחת
מודול מתח, איפוס וניהול שעון (PRCM).
- שולט בכניסה וביציאה של מצבי המתנה ושינה עמוקה
- אחראי על רצף שינה, רצף כיבוי של תחום Power, רצף השכמה ורצף הפעלה של Power Domain
– שעונים
- משולב בתדר גבוה של 15 עד 35 מגה-הרץ
מתנד המשמש ליצירת שעון ייחוס עבור שעונים שונים במערכת והיקפית
- תומך בהפעלה והשבתה של שעון בודד
בקרה עבור תת-מערכות וציוד היקפי ל
להקל על צריכת חשמל מופחתת
- חמישה ADPLLs ליצירת שעוני מערכת
(משנה MPU, ממשק DDR, USB וציוד היקפי [MMC ו-SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], שעון פיקסל LCD)


  • קודם:
  • הַבָּא: